VHDLben írt könyvtárak

pyxhdl

Python előtér VHDL-hez és Veriloghoz.
  • 7
  • GNU General Public License v3.0

SoC

Github Repo az Embedded FPGA tanfolyamhoz, Vincent Claes.
  • 7

rggen-sample

  • 7
  • MIT

REX_Classic

REX a TRS-80 100, 102, 200 modellekhez.
  • 7

fiate

Hibabefecskendező automatikus tesztberendezés.
  • 6
  • Apache License 2.0

upduino-projects

Különféle VHDL-projektek, amelyeken dolgoztam az Upduino v2.0 és v3.0 esetében.
  • 6
  • GNU General Public License v3.0 only

BYU_PYNQ_PR_Video_Pipeline_Hardware

BYU Pynq PR Video Pipeline hardver.
  • 6

cyc1000-rsu

A CYC1000 FPGA Remote System Upgrade projekt.
  • 6
  • MIT

WARP_Core

Wilson AXI RISCV processzormag.
  • 6

hVHDL_fpga_interconnect

VHDL-ben írt összekötő busz az FPGA modulokban lévő adatok eléréséhez.
  • 5
  • MIT

video_processing

Valós idejű videó feldolgozás FPGA-n.
  • 4

hVHDL_gigabit_ethernet

VHDL könyvtár szintetizálható minimális gigabites ethernethez RGMII interfésszel, minimális ethernet, ip és udp fejlécelemzőkkel.
  • 4
  • MIT

minitel2.0

Modern számítástechnikai egység építése egy régi minitelből domotikus alkalmazásokhoz.
  • 4
  • GNU General Public License v3.0 only

vc_axi

  • 3

TectOH

Tectonics Open Hardware Sandbox.
  • 2
  • GNU Lesser General Public License v3.0 only

Xilinx-DPUV3.0-Vivado-Proj

Deep Learning Processing Unit (DPU IP) integrálása Application Processing Unit (APU) segítségével (Zynq-7000 PS) a Xilinx Vivado Design Suite-ban.
  • 2

es4

A Tufts ES4 kódja Bevezetés a digitális elektronikába.
  • 2
  • MIT

Arcade-MCR3_MiSTer

Arcade: Midway MCR3 alapú játékok.
  • 2

Smallpond

Vadonatúj RISC architektúra a CSE 490-ben.
  • 2
  • MIT

BBC_DemiSTify

DemiSTifyed BBC micro.
  • 0

sin_lut

Egyszerű, paraméterezett szinuszos keresőtábla.
  • 0

VHDL_real_time_simulation

Egyszerű projekt egy blogbejegyzéshez a bakkonverterek szintetizálható modelljeivel.
  • 0
  • MIT

TDP-11

  • 0

MultiCPU_Microprocessor

Ez volt a CS-401 Computer Architecture utolsó projektje. A mikroprocesszor VHDL használatával készült a Xilinx Vivado-ban. A csoportom úgy döntött, hogy egy GPU-hoz hasonlót építenek, amely sok egyszerű számítást tud egyszerre elvégezni.
  • 0

EdgeDetectionAccelerator

FPGA-alapú Image Edge Detection Accelerator.
  • 0
  • MIT

MaquinaDeVendas

Projeto apresentado para obtenção de nota parcial na disciplina de Circuítos Digitais, da Universidade Tecnológica Federal do Paraná, Campus Apucarana..
  • 0